当前位置:本站首页FPGA开发板产品展示→FPGA开发板高端系列→数字图像处理板


产品名称:
数字图像处理板
产品型号: FE-DI672C6
产品编号:
产品价格: 5500.00(含税) 元
相关介绍
FreeDev数字图象开发套件是低成本FPGA器件上的高速数字化视频图象开发平台,为应用设计工程师提供了一个视频数据采集、数字化处理、网络传输视频图象开发实验平台。系统采用了Altera Cyclone II EP2C35 150万门级的FPGA芯片,集成了视频解码、HDMI数据采集、VGA数据采集、HDMI数据输出、VGA输出、可选配100M网络支持、大容量DDR SDRAMFLASH、高速LVDS In/out,高速IO扩展接口等硬件资源。根据应用开发经验,精心设计、精心配置硬件资源,使开发套件拥有非常灵活的适应性,适多个领域的应用开发:

1、  视频图形数字化处理的应用开发

2、  VGA 图象输入输出处理

3、  高速LVDS应用。LVDS_IN接口、LVDS_OUT信号间时延差设计<10ps,良好的信号完整性适合高速应用。

4、  高速以太网应用开发,10/100/1000M网络 IP CORE开发平台。

5、  NIOS II软核系统嵌入式应用开发,大容量的存储非常适合嵌入式多核嵌入式控制,较大型应用和ucLinux操作应用开发

6、  大量的FPGA逻辑资源和高速DDR存储,适合各种IP CORE的开发和验证

                                                         

选购比较

1.      支持多核应用,高速大容量DDR300 SDRAMFLASH支持,板上跑5FAST NIOS II核很宽余适应多核应用和开发

2.      数字图形板同样支持NIOS II软核基础上的uClinux开发。

3.      DDR333 SDRAM 64M

4.      FLASH 32M

5.      支持100M Ethernet网络扩展子卡,支持10/100/1000M IP CORENIOS II网络软件的验证(提供simple_socket_server测试范例)。

6.      视频解码支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)视频数据输出格式,1路复合视频输入,1S_Video

7.      丰富的软件范例,并不断的更新和增加。

8.   提供经验证的完整ITU656 to VGA显示ip core,适合学习视频应用开发

9 .    提供经验证的完整VGA 显示控制器 ip core

10.    提供经验证的完整ITU656数据采集到DDRip core

11.    配套usb_byteblaster下载线

 

适用人群

    适用于计算机专业、电科类专业、通信类专业的本科生、研究生、博士生、IC集成电路 IP CORE前期设计验证、全国相关各科研院所,如计算机科学、微电子、通信、测控技术与仪器设计、电子工程、机电一体化、自动化等相关专业;航天部、电子部、图形图象、 通讯研发……是全国高校本科生、研究生年度竞赛最理想的应用平台,也是各科研院所成功开发特色新产品的最佳选择。

 

系统性能

1.         高速内存性能达到器件上限,EP2C35F672C8器件DDR 134M稳定运行,EP2C35F672C6器件DDR 167M稳定运行。

2.         标准清晰度(SD)视频的采集和处理

3.         VGA 图象采集和输出处理

4.         HDMIDVI)高清图象处理

 

硬件资源

 

l          八层板工业级标准设计,性能稳定、质量可靠。

l          FPGA芯片:ALTERA Cyclone II EP2C35F672C8

l          配置芯片:EPCS16

l          两种下载配置模式:AS模式和JTAG模式。

l          64M Byte  高速DDR  SDRAM

l          32M Byte  快速FLASH

l          100M ETHERNET PHY网络子卡

l          1CVBS视频解码,支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)数据标准格式。

l          高速LVDS IN接口,支持视频图象数据接收

l          高速LVDS OUT接口,支持视频图象数据传输

l          124位真彩VGA输入采集

l          1HDMI输入采集

l          124位真彩VGA输出

l          1HDMI 输出

l           4个输入键,1个复位键;

l          4个发光二极管

l          40芯的功能扩展接口。2CLK输入进全局时钟域,2PLL1输出到扩展口,其他36个通用IO适应各种扩展需求,信号间时延差设计<10ps,保持良好的信号完整性。

 

配套软件

 

l          Quartus II 7.2

l          Nios II IDE 7.2

l          Microtronix NiosII Linux开发包,1.4版本

 

资料文档

 

l          完备的开发板用户手册

l          详细的安装使用说明

l          电路原理图(pdf格式)

l          详尽的主要芯片数据手册

 

IP Core设计开发实例】

l          I2C ip core

l          ITU-BT656数据采集 ip core

l          VGA数据采集ip core

l         VGA显示控制 ip core         

 

销售清单

序号

       

数量

单位

1

FreeDev数字图象开发板

1

2

USB Blaster 下载线

1

3

视频线

1

4

5V开关电源

1

5

配套软件DVD 光盘

1

6

 

 

 

 

套件视图

实际发售时带透明防护板

     

可选配扩展板

可选配的10M/100M自适应网络开发板

10M/100M/100M自适应网络扩展板,支持高速网络通讯,适应图象传输应用开发 

相关IP CORE和效果图

  • VGA显示系统IP CORESopc Build外设,支持NIOS II软核配置显示缓冲区,最高支持1024*768*60 24bit真彩显示。VGA显示现在支持3种分辨率:1640*480*60 2800*600*60 3 1024*768*60。后续针对性能较低板还会推出R G B565的版本和支持LCD驱动的版本。

800*600效果(图象数据存储在FLASH中,由NIOS II刷新到显示内存区):


1024*768效果(图象数据存储在FLASH中,由NIOS II刷新到显示内存区):

  • 数字应用和数字图象处理板新增视频流采集存储IP CORE,支持720*625625/50)标清视频数据采集和存储
  • FreeDev_DMA ip core支持快速内存数据操作。

 

 参加Altera 2007 SOPC会议(南京、武汉、成都)展示

 

 上一张:SMSC
 下一张:
 
 
    网站导航 |友情链接 | 招聘英才 | 联系我们 | 汇款方式 | 在线支付
公司地址:浙江省杭州市信义坊商街225号  邮政编码:310014
E-mail:tech@freefpga.com 服务MSN:freefpga@hotmail.com 电话(传真):0571-85084089
FPGA开发板技术支持群:7277386
Copyright © 杭州自由电子科技有限公司 2006 freefpga.com All Rights Reserved 备案序号:浙ICP备06026335号